Show simple item record

dc.contributor.advisorDr.Eng., Hendra Setiawan, S.T., M.T.
dc.contributor.authorFahmi Lukistriya, 13524081
dc.date.accessioned2018-09-13T09:11:49Z
dc.date.available2018-09-13T09:11:49Z
dc.date.issued2018-08-13
dc.identifier.urihttps://dspace.uii.ac.id/handle/123456789/10699
dc.description.abstractProses pengambilan sinyal yang rentan dipengaruhi hal luar membuat sinyal turut membawa derau yang dapat mempengaruhi keluaran jika tidak ditapis dari sinyal. Penapisan derau dapat dilakukan pada domain waktu salah satunya dengan menggunakan tapis FIR dan dalam domain frekuensi dengan membawa terlebih dahulu sinyal menuju domain frekuensi menggunakan transformasi DCT. FPGA merupakan salah satu perangkat yang dapat digunakan untuk menerapkan tapis digital, FPGA memiliki kelebihan dibandingkan dengan microcontroller dalam hal kecepatan karena memiliki fleksibilitas pada tingkat hardware, penerapan tapis pada FPGA perlu memperhatikan penggunaan resource dan timing diagram agar rancangan dapat berjalan baik pada FPGA. FPGA yang digunakan pada penelitian ini adalah Xilinx artix-7 XCA200T, FPGA ini terpasang pada development board Nexys Video 4, board ini menggunakan sumber clock 100 MHz, board ini telah dilengkapi dengan codec audio ADAU1761 yang dapat digunakan menggunakan antarmuka I2C, bahasa yang digunakan pada penelitian ini adalah VHDLdan ditulis pada perangkat lunak Xilinx ISE 14.7, simulator yang digunakan pada penelitian ini adalah Isim. Proses analisis dilakukan dengan membandingkan audio hasil perekaman pada FPGA dan perancangan pada MATLAB. Penggunaan resources dan timing diagram rancangan tapis pada domain waktu maupun domain frekuensi tidak melebihi spesifikasi yang dimiliki oleh FPGA sehingga rancangan yang dibuat dapat diterapkan pada FPGA. Unjuk kerja yang dihasilkan pada penapisan derau di domain waktu dapat berjalan dengan melihat tanggapan frekuensi yang mirip, sedangkan untuk penapisan derau pada domain frekuensi menunjukan hasil yang tidak terlalu baik dilihat dari grafik tanggapan frekuensi yang tidak mirip dari FPGA dengan pembanding pada MATLABen_US
dc.publisherUniversitas Islam Indonesiaen_US
dc.subjectFPGAen_US
dc.subjectDCTen_US
dc.subjectFIRen_US
dc.subjectVHDLen_US
dc.subjectXilinx Artix-7en_US
dc.titleIMPLEMENTASI TAPIS FINITE IMPULSE RESPONSE DENGAN DISCRETE COSINE TRANSFORM PADA FPGA XILINX ARTIX-7 XC7A200Ten_US
dc.typeUndergraduate Thesisen_US


Files in this item

Thumbnail

This item appears in the following Collection(s)

Show simple item record